

# Benemérita Universidad Autónoma de Puebla

Facultad de ciencias de la computación

Arquitectura de computadoras - Examen 3

### Alumnos:

Amador Ortega Christian Amauri - 201927821 Bryan Arturo Cedillo García – 201934964

Docente: Lilia Mantilla Narváez

### Problema:

En equipo realiza la Unidad de Control, utilizando máquinas de estado en VHDL, para controlar una máquina expendedora de refrescos. No deben diseñar los módulos de cada parte de la máquina expendedora, solo es la unidad de control.

Debe haber señales de entrada como lo son la selección del producto, el ingreso de dinero, etc. Y señales de salida como enviar cambio, soltar producto, etc.

# Parámetros del proyecto:





#### Nota técnica:

Versión de ISE DESIGN: 14.7 (máquina virtual "Linux Oracle 64-bit" para Windows 10 y 11) (en este caso, windows 11)

## Código vhdl:

#### UnidadDeControl

Es una descripción en VHDL de una Unidad de Control para una máquina expendedora. Utiliza una máquina de estados para controlar el flujo de operaciones. La Unidad de Control tiene diferentes estados, como "idle" (inactivo), "seleccionando\_producto", "recibiendo\_dinero", "dispensando\_producto" y "enviando\_cambio". Los estados cambian en función de las entradas del reloj, el reset, la selección del producto y el dinero ingresado. La señal "acumulado\_dinero" registra la cantidad total de dinero ingresado por el usuario. Dependiendo del estado actual, se realizan las acciones correspondientes

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC UNSIGNED.ALL;
use IEEE.NUMERIC STD.ALL;
entity UnidadDeControl is
    port (
        clk: in std logic;
        reset : in std logic;
        producto seleccionado : in std logic vector(3 downto 0);
        dinero ingresado: in std logic vector(7 downto 0);
        enviar cambio : out std logic;
        soltar producto : out std logic
    );
end UnidadDeControl;
architecture Behavioral of UnidadDeControl is
    -- Estados de la mquina de estado
    type estados t is (idle, seleccionando producto,
recibiendo dinero, dispensando producto, enviando cambio);
      signal estado actual, estado siguiente : estados t;
    signal acumulado dinero : std logic vector(7 downto 0);
    signal precio producto : std logic vector(7 downto 0);
    signal cambio : std logic vector(7 downto 0);
begin
    -- Proceso de la maquina de estado
    fsm process : process(clk, reset)
    begin
             acumulado dinero <= dinero ingresado;
        if reset = '1' then
```

```
estado actual <= idle;
        elsif rising edge(clk) then
            estado actual <= estado siguiente;</pre>
        end if;
    end process fsm process;
    -- Logica de control
   control logic : process (estado actual, producto seleccionado,
dinero ingresado)
   begin
       estado siguiente <= estado actual;
       case estado actual is
           when idle =>
                if producto seleccionado /= "0000" then
                    estado siguiente <= seleccionando producto;
                end if;
           when seleccionando producto =>
                if dinero ingresado /= "00000000" then
                     estado siguiente <= recibiendo dinero;
                     precio producto <= "00000100";</pre>
                end if;
           when recibiendo dinero =>
                if acumulado dinero >= precio producto then
                     estado siguiente <= dispensando producto;
                end if;
           when dispensando producto =>
                soltar producto <= '1';</pre>
                estado siguiente <= enviando cambio;
           when enviando cambio =>
                enviar cambio <= '1';</pre>
                cambio <= acumulado_dinero - precio_producto;</pre>
                estado siguiente <= idle;
           when others =>
                estado siguiente <= idle;
        end case;
    end process control logic;
end Behavioral;
```

### Simulación:

### Estado inicial:



### Parámetros de simulación (entradas):



(clock: clk y reset. Constant: producto\_seleccionado y dinero ingresado)

Con cada iteración, los estados correspondientes van tomando lugar, y con ellos, los valores esperados de las señales:



Nótense los cambios de estado...



Los std\_logic\_vector de dinero acumulado y precio del producto toman valor...



Al igual que las salidas std\_logic "soltar producto" y "enviar cambio" en ese orden...



Al recibir en la entrada clk: reset un '1' Los valores internos deben tomar un estado inicial definido. Para este proyecto el punto principal es demostrar el funcionamiento de la máquina de estados. Por eso no se ha incluido esa parte, mas que un regreso al estado "idle". Además de otras partes como potenciales usos de las señales para salida como: "cambio", "precio", "dinero acumulado" o definir un uso interno para la señal de entrada "Producto seleccionado" (nótese que realmente esa señal no es usada). Lo que usamos son los estados.



(los valores no cambian, hay que definirlos. Pero los estados se reinician)